• 正文
    • I/Q原理及優(yōu)勢
  • 推薦器件
  • 相關(guān)推薦
申請入駐 產(chǎn)業(yè)圖譜

FPGA數(shù)字信號處理 通信類I/Q信號及產(chǎn)生

2024/05/27
1730
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

大俠好,歡迎來到FPGA技術(shù)江湖,江湖偌大,相見即是緣分。大俠可以關(guān)注FPGA技術(shù)江湖,在“闖蕩江湖”、"行俠仗義"欄里獲取其他感興趣的資源,或者一起煮酒言歡。

大俠好,“寧夏李治廷”再一次和各位見面了,今天給各位大俠分享在FPGA數(shù)字信號處理中通信類I/Q信號及產(chǎn)生。歡迎各位大俠一起切磋交流,共同進(jìn)步。話不多說,上貨。

I/Q原理及優(yōu)勢

對于有些通信類,光通信類以及射頻方向的同學(xué)都知道在通信的信號處理中,輸入的信號需要分成兩路(I路和Q路),也被稱作為正交調(diào)制信號。通常射頻信號需要將低頻的基帶信號搬移到高頻的載波信號上進(jìn)行傳輸,傳統(tǒng)方式是通過一個乘法器,將信號和載波進(jìn)行相乘,實(shí)現(xiàn)頻譜搬移。

cos(a)*cos(b)=1/2[cos(a+b)-cos(a-b)]

但是這樣會增加兩個多余的信號頻率。信號通常來說越純凈越好,也對后續(xù)的插值,濾波,檢波起決定性的作用。而且在濾波的過程中很難濾除另外一個頻率,也徒然增加頻帶,消耗寶貴的資源。所以I/Q正交調(diào)制技術(shù)才得以在通信領(lǐng)域大展拳腳。

Cos(a-b)=cos(a)*cos(b)+sin(a)*sin(b)

并且I/Q兩路信號可以降低采樣率,方便將信號采用復(fù)數(shù)信號的形式(z=a+bi),降低每個支路的采樣率,降低對ADC的要求,節(jié)省開發(fā)和成品的成本,很好的保留原始信號的相位信息。

FPGA中利用IP核實(shí)現(xiàn)I/Q信號的產(chǎn)生

Quartus中提供了一個IP核為DDIO IP,可供采集高速ADC傳入的數(shù)據(jù)后分成I/Q兩路信號。并且通常比數(shù)據(jù)處理時(shí)采用數(shù)據(jù)截位生成I/Q兩路數(shù)據(jù)方便高效。

DDIO IP核(雙倍數(shù)據(jù)速率IO)

DDIO(Double Data Rate IO),IP核在邏輯單元(LE)中實(shí)現(xiàn)DDR寄存器,本程序中使用DDIO_IN實(shí)現(xiàn)一個DDR輸入接口,IP將在參考時(shí)鐘的上升沿和下降沿接收數(shù)據(jù),實(shí)現(xiàn)2倍的時(shí)鐘速率將數(shù)據(jù)鎖存。

如果ADC選用的為14位,數(shù)據(jù)總線位寬選擇14bits,以及異步清零,未選擇數(shù)據(jù)使能端口,則數(shù)據(jù)的第一個bit將在輸入時(shí)鐘的下降沿被采集,反之將在上升沿被采集。

使用DDIO IP時(shí)需要注意OE信號在芯片中為低有效,但QuartusII軟件自動在輸出前添加一個反相器實(shí)現(xiàn)OE高電平有效,有需要可將OE轉(zhuǎn)換回低電平有效。

所以使用DDIO IP是通信中比較常見的一種做法,高速且精準(zhǔn)。產(chǎn)生的I/Q兩路信號可以直接傳輸數(shù)字下變頻(DDC)模塊中進(jìn)行處理,方便快捷。

大俠天賦異稟,本次交流到此結(jié)束,點(diǎn)到為止,有緣再見,告辭。

推薦器件

更多器件
器件型號 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊 ECAD模型 風(fēng)險(xiǎn)等級 參考價(jià)格 更多信息
A3P250-FGG256 1 Microsemi Corporation Field Programmable Gate Array, 6144 CLBs, 250000 Gates, 350MHz, CMOS, PBGA256, 17 X 17 MM, 1.60 MM HEIGHT, 1 MM PITCH, GREEN, FBGA-256
$96.5 查看
EPM1270T144C5N 1 Intel Corporation Flash PLD, 10ns, 980-Cell, CMOS, PQFP144, 22 X 22 MM, 0.50 MM PITCH, LEAD FREE, TQFP-144

ECAD模型

下載ECAD模型
$79 查看
XC6SLX9-2TQG144I 1 AMD Xilinx Field Programmable Gate Array, 715 CLBs, 667MHz, 9152-Cell, CMOS, PQFP144, 20 X 20 MM, 0.50 MM PITCH, LEAD FREE, TQFP-144

ECAD模型

下載ECAD模型
$19.67 查看

相關(guān)推薦

登錄即可解鎖
  • 海量技術(shù)文章
  • 設(shè)計(jì)資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫文章/發(fā)需求
立即登錄

任何技術(shù)的學(xué)習(xí)就好比一個江湖,對于每一位俠客都需要不斷的歷練,從初入江湖的小白到歸隱山林的隱世高人,需要不斷的自我感悟自己修煉,讓我們一起仗劍闖FPGA乃至更大的江湖。