PCIE

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

PCI-Express(peripheral component interconnect express)是一種高速串行計算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線標(biāo)準(zhǔn)。PCIe屬于高速串行點(diǎn)對點(diǎn)雙通道高帶寬傳輸,所連接的設(shè)備分配獨(dú)享通道帶寬,不共享總線帶寬,主要支持主動電源管理,錯誤報告,端對端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能。PCIe交由PCI-SIG(PCI特殊興趣組織)認(rèn)證發(fā)布后才改名為“PCI-Express”,簡稱“PCI-e”。它的主要優(yōu)勢就是數(shù)據(jù)傳輸速率高,而且還有相當(dāng)大的發(fā)展?jié)摿?。PCI Express也有多種規(guī)格,從PCI Express x1到PCI Express x32,能滿足將來一定時間內(nèi)出現(xiàn)的低速設(shè)備和高速設(shè)備的需求。PCI-Express的接口是PCIe 3.0接口

PCI-Express(peripheral component interconnect express)是一種高速串行計算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線標(biāo)準(zhǔn)。PCIe屬于高速串行點(diǎn)對點(diǎn)雙通道高帶寬傳輸,所連接的設(shè)備分配獨(dú)享通道帶寬,不共享總線帶寬,主要支持主動電源管理,錯誤報告,端對端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能。PCIe交由PCI-SIG(PCI特殊興趣組織)認(rèn)證發(fā)布后才改名為“PCI-Express”,簡稱“PCI-e”。它的主要優(yōu)勢就是數(shù)據(jù)傳輸速率高,而且還有相當(dāng)大的發(fā)展?jié)摿ΑCI Express也有多種規(guī)格,從PCI Express x1到PCI Express x32,能滿足將來一定時間內(nèi)出現(xiàn)的低速設(shè)備和高速設(shè)備的需求。PCI-Express的接口是PCIe 3.0接口收起

查看更多
  • Diodes公司推出ReDriver信號調(diào)節(jié)器為PCIe 6.0接口速度加強(qiáng)信號質(zhì)量
    Diodes 公司 (Nasdaq:DIOD) 推出業(yè)界首款可達(dá)到 PCI Express? (PCIe?) 6.0 協(xié)議速率 (高達(dá) 64GT/s) 并且向下兼容 PCIe 5.0/4.0/3.0 協(xié)議的ReDriver? 信號調(diào)節(jié)器。PI3EQX64904 是一款低功耗、高性能 PAM4 線性 ReDriver 信號調(diào)節(jié)器,速率可達(dá) 64GT/s,具有四個差分通道。目標(biāo)產(chǎn)品應(yīng)用包括 AI 數(shù)據(jù)
    Diodes公司推出ReDriver信號調(diào)節(jié)器為PCIe 6.0接口速度加強(qiáng)信號質(zhì)量
  • PCIe鏈路初始化和訓(xùn)練介紹
    PCIe鏈路初始化和訓(xùn)練是由物理層控制的,是基于硬件 (而非軟件) 的過程。鏈路訓(xùn)練過程在復(fù)位后由硬件自動啟動,并由LTSSM管理。
    PCIe鏈路初始化和訓(xùn)練介紹
  • 全鏈路國產(chǎn)化量產(chǎn)PCIe交換芯片,究竟能不能打?
    在現(xiàn)有主流高速計算互連技術(shù)中,PCIe具備廣泛應(yīng)用、標(biāo)準(zhǔn)成熟、生態(tài)豐富、兼容性強(qiáng)等特點(diǎn),廣泛應(yīng)用于個人電腦、服務(wù)器、數(shù)據(jù)中心、AI計算等領(lǐng)域。
    207
    06/16 10:00
    全鏈路國產(chǎn)化量產(chǎn)PCIe交換芯片,究竟能不能打?
  • Samtec 技術(shù)漫談 PCIe? 7.0 為時尚早 還是仍不夠快
    【AI加速了技術(shù)迭代】 許多技術(shù)專家似乎在一件事上達(dá)成了共識:創(chuàng)新的速度從未如此之快。為什么呢? 很顯然,這是因為人工智能(AI)。如今,各方都在競相提供差異化的硬件解決方案,以便在邊緣端和數(shù)據(jù)中心實現(xiàn)優(yōu)化的人工智能性能。 數(shù)據(jù)科學(xué)家、人工智能系統(tǒng)架構(gòu)師、集成電路設(shè)計師、光學(xué)工程師、像Samtec這樣的互連供應(yīng)商以及其他解決方案提供商,都在重新思考系統(tǒng)拓?fù)浣Y(jié)構(gòu)。GPU集群、分解式計算、緩存一致性內(nèi)
    731
    06/09 16:06
  • 【硬核開箱】ZX7981PM 插卡 CPE 實測 雙卡切換 + 多模組適配 中小企業(yè)網(wǎng)絡(luò)神器實錘
    ZX7981PM 的價格僅6百出頭,它能同時替代 “路由器 + 雙卡切換器 + 模組拓展塢”,還能提供 2.5G 高速接口和網(wǎng)絡(luò)冗余,對需要穩(wěn)定網(wǎng)絡(luò)的中小企業(yè)來說,簡直是省下了買備用設(shè)備的錢。
  • PCIe協(xié)議學(xué)習(xí)資料推薦!
    本文給大家推薦一些學(xué)習(xí)PCIe協(xié)議規(guī)范的書籍和資料。介紹PCIe體系結(jié)構(gòu)的中文書籍有兩本,英文書籍有一本Mindshare 的PCI Express Technology 3.0,但是最權(quán)威最準(zhǔn)確的還是PCIe spec規(guī)范,但是直接讀spec讀可能比較晦澀,可以先看一些系統(tǒng)性的中文資料介紹等。
    PCIe協(xié)議學(xué)習(xí)資料推薦!
  • 【硬核DIY必看】ZX7981PM 5G CPE主板實測:USB/PCIe 模組通吃+OpenWrt
    ZX7981PM 5G CPE主板支持路由DIY,以聯(lián)發(fā)科MT7981BA芯片為主控,采用WIFI6技術(shù),2.5G網(wǎng)口,OpenWrt開放系統(tǒng),提供SDK供二次開發(fā),開發(fā)者可以根據(jù)自己的創(chuàng)意進(jìn)行DIY創(chuàng)新設(shè)計,
    【硬核DIY必看】ZX7981PM 5G CPE主板實測:USB/PCIe 模組通吃+OpenWrt
  • 一文詳解PCIe熱插拔原理
    PCIe熱插拔(Hot Plug)是指允許在系統(tǒng)運(yùn)行時不關(guān)閉電源即可安全插入或拔出PCIe設(shè)備,其廣泛應(yīng)用于服務(wù)器和數(shù)據(jù)中心等場景。PCIe熱插拔是提升系統(tǒng)RAS能力的重要手段。
    一文詳解PCIe熱插拔原理
  • 顛覆傳統(tǒng)存儲,SSD加速創(chuàng)新
    當(dāng)ChatGPT、DeepSeek等大模型不斷涌現(xiàn),占據(jù)熱搜話題榜,當(dāng)AI 30秒生成一篇論文、自動駕駛汽車每秒生成20GB感知數(shù)據(jù),一場由AI驅(qū)動的存儲革命已經(jīng)正式開啟,高容量和卓越性能的存儲解決方案成為“剛需”,未來SSD有望挑起大梁,助力AI時代下存儲器產(chǎn)業(yè)新一輪發(fā)展。
    顛覆傳統(tǒng)存儲,SSD加速創(chuàng)新
  • Synopsys PCIe IP架構(gòu)簡介
    當(dāng)前,Synopsys公司的PCIe IP在整個市場中占據(jù)著主導(dǎo)地位。憑借在PCIe IP領(lǐng)域超過20年的專業(yè)經(jīng)驗,Synopsys為AI、HPC、網(wǎng)絡(luò)、存儲、移動和汽車SoC提供下一代設(shè)計所需的低延遲和高性能連接,
    Synopsys PCIe IP架構(gòu)簡介
  • YXC低抖動HCSL差分晶振助力PCIE 5.0
    PCIE協(xié)議下的參考時鐘基本為100MHz HCSL輸出,要求確保數(shù)據(jù)傳輸?shù)恼_性和穩(wěn)定性,解決時鐘抖動、偏移和噪聲問題。
    YXC低抖動HCSL差分晶振助力PCIE 5.0
  • 知名上市公司-PCIe架構(gòu)
    前PCIe時代:PCI(1992)采用32位并行總線,133MB/s帶寬很快被3D圖形和千兆網(wǎng)絡(luò)卡擊穿瓶頸;革命性轉(zhuǎn)折(2003):PCIe 1.0采用差分串行架構(gòu),2.5GT/s速率實現(xiàn)雙500MB/s帶寬
    1072
    03/19 08:31
  • 泰克自動化接收器測試方案,提升PCIe測試驗證精度與效率
    近二十年來,PCI Express技術(shù)已成為廣泛采用的高速串行接口連接標(biāo)準(zhǔn)。最新的 PCIe規(guī)范滿足了數(shù)據(jù)密集型市場的需求,例如人工智能/機(jī)器學(xué)習(xí)和高性能計算。泰克PCIe 自動化測試解決方案能夠處理設(shè)置和校準(zhǔn),顯著降低了測試復(fù)雜性。與低噪音測量硬件相結(jié)合,可實現(xiàn)快速、準(zhǔn)確且可重復(fù)的信號完整性測量。作為 PCI-SIG工作組的活躍投票成員,泰克擁有發(fā)射機(jī)、接收機(jī)、參考時鐘和鎖相環(huán) (PLL) 驗證
    泰克自動化接收器測試方案,提升PCIe測試驗證精度與效率
  • PCIe 6.0借AI開啟商用,7.0即將登場
    大部分人連 PCIe 4.0 都未普及,即使是 PCIe 5.0的產(chǎn)品也只是少量推出,不過廠商們才不管這些,甚至開始推出PCIe 6.0的產(chǎn)品了。例如著名的主控廠商慧榮就已經(jīng)開始為 PCIe 6.0 準(zhǔn)備新的主控芯片,最高速度或許可以突破 30GB/s。PCIe 6.0的標(biāo)準(zhǔn)已經(jīng)推出三年,如今商業(yè)化落地的曙光已現(xiàn)。
    PCIe 6.0借AI開啟商用,7.0即將登場
  • 強(qiáng)烈推薦一款查看Windows下設(shè)備信息的軟件!USB/PCIE一覽無余!
    在linux系統(tǒng)中,我們要查看硬件信息,通常通過lspci、lsusb、top、vmstat、free、iostat 等命令,或者/proc/cpuinfo、/proc/net/dev等文件節(jié)點(diǎn)。
    3725
    02/15 15:16
  • Xilinx PCIe高速接口入門實戰(zhàn)(四)
    本文介紹PCIe IP核時鐘結(jié)構(gòu)、PCIe板卡時鐘方案及復(fù)位設(shè)計相關(guān)內(nèi)容。集成塊輸入系統(tǒng)時鐘信號稱為sys_clk,該時鐘頻率必須為100MHz、125MHz或250MHz。使用的時鐘頻率必須與Vivado IDE中的時鐘頻率選擇相匹配。
    Xilinx PCIe高速接口入門實戰(zhàn)(四)
  • Xilinx PCIe高速接口入門實戰(zhàn)(三)
    為保證FPGA設(shè)備可以連接并被系統(tǒng)識別,本節(jié)討論了PCIe基礎(chǔ)規(guī)范和PCIe板卡電氣規(guī)范的對FPGA配置時間具體要求。在PCIe的標(biāo)準(zhǔn)系統(tǒng)中,當(dāng)系統(tǒng)通電時,處理器上運(yùn)行的配置軟件開始掃描PCIe總線以發(fā)現(xiàn)機(jī)器拓?fù)?。掃描PCIe層次結(jié)構(gòu)以確定其拓?fù)浣Y(jié)構(gòu)的過程稱為枚舉過程,根復(fù)合體(RC)通過向設(shè)備發(fā)起配置事務(wù)來實現(xiàn)枚舉過程。?
    Xilinx PCIe高速接口入門實戰(zhàn)(三)
  • PCIe over Optics:引領(lǐng)AI互聯(lián)與傳輸?shù)男聲r代
    隨著生成式AI技術(shù)的蓬勃發(fā)展,我們正步入一個萬物存儲、萬物智能、萬物互聯(lián)的全新時代。在這個時代里,數(shù)據(jù)的洪流如潮水般涌來,對數(shù)據(jù)中心的基礎(chǔ)設(shè)施提出了前所未有的挑戰(zhàn)。為了滿足AI模型日益增長的計算需求,大型語言模型(LLM)需要同時處理海量的多模態(tài)數(shù)據(jù)集,包括文本、圖像、音頻和視頻等,這促使AI處理資源的需求急劇上升,并需要在整個數(shù)據(jù)中心內(nèi)實現(xiàn)高效互連。
    1110
    2024/12/13
    PCIe over Optics:引領(lǐng)AI互聯(lián)與傳輸?shù)男聲r代
  • Xilinx PCIe高速接口入門實戰(zhàn)(二)
    本文詳細(xì)介紹7 Series Intergrated Block for PCI ExpressPCIe硬核IP接口功能描述及PCIe配置空間相關(guān)內(nèi)容。
    Xilinx PCIe高速接口入門實戰(zhàn)(二)
  • Xilinx PCIe高速接口入門實戰(zhàn)(一)
    本文對Xilinx 7 Series Intergrated Block for PCI Express PCIe硬核IP進(jìn)行簡要介紹,主要包括7系列FPGA PCIe硬核資源支持、三IP硬核差異、PCIe硬核資源利用等相關(guān)內(nèi)容。
    Xilinx PCIe高速接口入門實戰(zhàn)(一)

正在努力加載...