加入星計(jì)劃,您可以享受以下權(quán)益:
RISC-V(發(fā)音為“risk-five”)是一個(gè)基于精簡(jiǎn)指令集(RISC)原則的開(kāi)源指令集架構(gòu)(ISA)。與大多數(shù)指令集相比,RISC-V指令集可以自由地用于任何目的,允許任何人設(shè)計(jì)、制造和銷(xiāo)售RISC-V芯片和軟件。雖然這不是第一個(gè)開(kāi)源指令集,但它具有重要意義,因?yàn)槠湓O(shè)計(jì)使其適用于現(xiàn)代計(jì)算設(shè)備(如倉(cāng)庫(kù)規(guī)模云計(jì)算機(jī)、高端移動(dòng)電話和微小嵌入式系統(tǒng))。設(shè)計(jì)者考慮到了這些用途中的性能與功率效率。該指令集還具有眾多支持的軟件,這解決了新指令集通常的弱點(diǎn)。該項(xiàng)目2010年始于加州大學(xué)伯克利分校,但許多貢獻(xiàn)者是該大學(xué)以外的志愿者和行業(yè)工作者。RISC-V指令集的設(shè)計(jì)考慮了小型、快速、低功耗的現(xiàn)實(shí)情況來(lái)實(shí)做,但并沒(méi)有對(duì)特定的微架構(gòu)做過(guò)度的設(shè)計(jì)。截至2017年5月,RISC-V已經(jīng)確立了版本2.22的用戶空間的指令集(userspace ISA),而特權(quán)指令集(privileged ISA)也處在草案版
RISC-V(發(fā)音為“risk-five”)是一個(gè)基于精簡(jiǎn)指令集(RISC)原則的開(kāi)源指令集架構(gòu)(ISA)。與大多數(shù)指令集相比,RISC-V指令集可以自由地用于任何目的,允許任何人設(shè)計(jì)、制造和銷(xiāo)售RISC-V芯片和軟件。雖然這不是第一個(gè)開(kāi)源指令集,但它具有重要意義,因?yàn)槠湓O(shè)計(jì)使其適用于現(xiàn)代計(jì)算設(shè)備(如倉(cāng)庫(kù)規(guī)模云計(jì)算機(jī)、高端移動(dòng)電話和微小嵌入式系統(tǒng))。設(shè)計(jì)者考慮到了這些用途中的性能與功率效率。該指令集還具有眾多支持的軟件,這解決了新指令集通常的弱點(diǎn)。該項(xiàng)目2010年始于加州大學(xué)伯克利分校,但許多貢獻(xiàn)者是該大學(xué)以外的志愿者和行業(yè)工作者。RISC-V指令集的設(shè)計(jì)考慮了小型、快速、低功耗的現(xiàn)實(shí)情況來(lái)實(shí)做,但并沒(méi)有對(duì)特定的微架構(gòu)做過(guò)度的設(shè)計(jì)。截至2017年5月,RISC-V已經(jīng)確立了版本2.22的用戶空間的指令集(userspace ISA),而特權(quán)指令集(privileged ISA)也處在草案版收起
查看更多FPGA 矩陣鍵盤(pán)
4位密碼鎖可修改密碼及錯(cuò)誤報(bào)警VHDL代碼LCD顯示 arduino
基于Arduino的迷你桌面助手3d打印 DIY
基于Arduino的貪吃蛇游戲機(jī)FPGA 數(shù)碼管
基于FPGA的4路搶答器verilog,quartusFPGA verilog
quartus出租車(chē)計(jì)費(fèi)器verilog計(jì)價(jià)器51單片機(jī) proteus仿真
通過(guò)51單片機(jī)控制28BYJ-48步進(jìn)電機(jī)按角度正反轉(zhuǎn)旋轉(zhuǎn)51單片機(jī) proteus仿真
基于51單片機(jī)的電壓測(cè)量【交流,4路,LCD1602,TLC1543】(仿真)FPGA verilog
ISE出租車(chē)計(jì)費(fèi)器Verilog代碼FPGA Quartus
出租車(chē)計(jì)費(fèi)器VHDL計(jì)價(jià)器led驅(qū)動(dòng) GPIO器件
【awinic inside】艾為芯×AI大模型 重塑會(huì)思考的電子玩伴開(kāi)關(guān)電源 DC-DC
基于誠(chéng)芯微CX8836升降壓控制器+CX8825同步降壓轉(zhuǎn)換器的沃爾瑪旗下onn品牌車(chē)載充電器FPGA 數(shù)碼管
基于FPGA的定時(shí)提醒裝置Verilog實(shí)驗(yàn)箱驗(yàn)證FPGA 數(shù)碼管
用于籃球比賽的定時(shí)器verilog代碼無(wú)線通信 安卓系統(tǒng)
安卓主板_MTK主板定制開(kāi)發(fā)_聯(lián)發(fā)科安卓主板方案開(kāi)關(guān)電源 電源管理
控制閥門(mén)開(kāi)關(guān)電源芯片SL3061 有刷電機(jī)供電 實(shí)現(xiàn)9V-36V降5V2.5FPGA verilog
音樂(lè)播放器設(shè)計(jì)Verilog代碼Quartus仿真FPGA 仿真
量程自動(dòng)轉(zhuǎn)換數(shù)字式頻率計(jì)設(shè)計(jì)VHDL代碼Quartus仿真開(kāi)關(guān)電源 電源管理
DER-218:基于TOP260EN的100W制冷電源,適用于家用電器電源開(kāi)關(guān)電源 電源管理
DI-188:基于TOPSwitch-HX(TOP255PN)的20W低空載功耗電源FPGA 數(shù)碼管
數(shù)字測(cè)溫儀DS18B20溫度計(jì)顯示VHDL代碼FPGA verilog
通用交通燈帶倒計(jì)時(shí)quartus紅綠燈時(shí)間可調(diào)51單片機(jī) proteus仿真
基于51單片機(jī)的電壓采集【1路,ADC0808,LCD1602,上位機(jī)】(仿真)stm32 畢業(yè)設(shè)計(jì)
STM32項(xiàng)目復(fù)刻制作流程講解、常見(jiàn)問(wèn)題解決【合集】FPGA verilog
簡(jiǎn)易交通燈不帶倒計(jì)時(shí)VIVADO紅綠燈verilog代碼FPGA 數(shù)碼管
路口交通信號(hào)燈控制紅綠燈交通燈倒計(jì)時(shí)verilog代碼arduino ESP8266
基于ESP8266的桌面太空追蹤器arduino esp32
基于 ESP32 的便攜式高精度氣壓計(jì)FPGA 數(shù)碼管
洗衣機(jī)控制器洗衣機(jī)VHDL代碼FPGA 電子時(shí)鐘方案
可調(diào)時(shí)間帶鬧鐘功能的數(shù)字鐘電子鐘電子表led驅(qū)動(dòng) PMIC
【awinic inside】艾為芯強(qiáng)力加持!雷鳥(niǎo)V3 AI拍攝眼鏡,AI 交互、音質(zhì)實(shí)現(xiàn)重大突破